Micron.comへようこそ。続けるにはアカウントにログインするか、新たにアカウントを作成してください。
無効な入力です。特殊文字はサポートされていません。
DRAM設計分析キット
単なるシミュレーションモデルでは満足できませんか? こちらでは、あなたの設計の分析に役立つ優れたツールを挙げています。
マイクロンは、主要なEDAソフトウェアベンダーを支援して、メモリコンポーネント、マザーボード、コントローラのモデルを組み合わせる設計分析キットを提供し、信号整合性とタイミングの分析能力を大幅に強化しました。
キットに含まれるツールとモデルは、製品の市場投入までの期間を短縮し、設計効率を高め、設計プロセスをいちだんと容易にすることを目的としています。これらは事前設定されており、すぐに使用できます。メモリチャネル設計分析キットは、実用的なソフトウェア拡張により、標準シミュレーションモデルを使用するよりも効率的にSIおよびタイミング分析シミュレーションを実行できます。
Cadence Design Systems, Inc.によるDDR2 Design-In IP Portfolio Kit
DDR2 Design-In IP Portfolioは、設計者に順を追って設計プロセスを示します。マイクロンのメモリモデルとAltera CorporationのStratix IIメモリ参照設計ボードを組み合わせています。このキットには以下のツールが含まれています。
- UDIMMおよびオンボードメモリインターフェイスの事前定義トポロジー
- 完全なタイミング分析のためのスルーレート低減に役立つスクリプト
- 終了スキームのバス分析
- I/Oモデルの検証、スタックアップ設計、トポロジー設計、プレレイアウトタイミング予算分析、ルーティング制約の導入、ポストレイアウトのタイミングとSI検証を含む、詳細な設計手法
DDR2 Design-In IP Portfolio Kitをダウンロード。
- Cadence Silicon Design-In IP Portfoliosのウェブページにリダイレクトされます。
- ページを下にスクロールして、「DDR2 Design-in IP」のリンクを見つけます。
Signal Integrity Software, Inc.(SiSoft)によるDDR2 SODIMM Kit
このキットには、1スロットおよび2スロットのSoDIMM構成別にパラメーター化されたトポロジーが含まれており、JEDECローカードA、B、C、D、マイクロンによるDDR2 SDRAMメモリデバイス用のIBISおよびタイミングモデル、汎用メモリコントローラ用のIBISおよびタイミングモデルを利用しています。
堅牢なメモリチャネルの設計は難しく、面倒な分析作業が必要になる場合があります。シミュレーションモデルが利用可能であっても、シミュレーションと最適化はそもそも複雑であることから、プロセスには長い時間を要します。その結果、プロジェクトの設計サイクルが延び、市場投入までの時間が長くなります。時間の損失は多くの場合、顧客や市場での地位を失うことにつながります。
Signal Integrity Software, Inc.(SiSoft)には、DDR2 SODIMM用のキットがあります。このメモリチャネル設計分析キットには、以下のツールが含まれます。
- 完全なプリレイアウト分析環境
- 完全な回路図セット
- スルーレートの低減を含む包括的なタイミング分析
- DQS、DQ、またはCLKからアドレス、コマンド、または制御までのタイミング分析
- 簡単に設定可能なon-dieターミネーション分析
- マイクロンのメモリモジュール用のメモリコンポーネントモデル、DIMMモデル、タイミング分析モデルは、完全なシミュレーションデータベースを使用して事前設定されています。
DDR2 SODIMM キットをダウンロード。